Intel готує новий підхід до зниження затримок в архітектурі Panther Lake
31 жовтня 2024, 11:29
Intel має намір впровадити важливі зміни в майбутню архітектуру Panther Lake, об'єднавши контролер пам'яті та обчислювальний блок в єдиному корпусі. За даними джерел, цей крок дозволить знизити затримки передачі даних, які є проблемою в сучасних процесорах. На поточній платформі Arrow Lake контролер пам'яті (IMC) та обчислювальний блок розташовані окремо, що викликає неефективність передачі даних між ними.
Очікується, що при новій інтеграції в Panther Lake дані оброблятимуться швидше, а сам процес передачі стане більш ефективним. Це рішення обіцяє усунути вузькі місця у зв'язку між компонентами, особливо для мобільних процесорів, де важливі як продуктивність, так і оптимізоване енергоспоживання.
Допис був перекладений Показати оригінал (RU)
-
У мережі опубліковані перші тести Intel Core Ultra 9 285K
-
Intel несподівано представила 1,8-нм процесор Panther Lake
-
Intel і AMD об'єднуються для спільної роботи над x86-чіпами
-
Нові Intel Core Ultra 200S поступаються попередникам у іграх
-
Intel планує уніфікувати архітектуру ядер у майбутніх процесорах